مقدمه
هدف از ارائه این گزارش بررسی الگوریتمهای مرتبسازی بهینه و کارامدِ قابل پیادهسازی روی FPGA است. در این پروژه دادههایی (10 عدد صحیح 18 بیتی) از ورودی خوانده شده و از طریق الگوریتمهای مرتبسازی به صورت صعودی مرتب میشوند. منابع موجود برای پیادهسازی و بررسی الگوریتمهای مرتبسازی شامل برنامههای VHDL است. در این گزارش به بررسی الگوریتمهای پیادهسازی شده میپردازیم.
مقایسه الگوریتمهای مرتبسازی
برای پیادهسازی هر یک از الگوریتمهای مرتبسازی در FPGA ممکن است روشهای مختلفی وجود داشته باشد. این روشها را میتوان بر اساس معیارهای زیر با یکدیگر مقایسه کرد:
زمان مورد نیاز برای طراحی و پیادهسازی
انعطافپذیری
منابع FPGA مورد استفاده
سرعت اجرا
... با ما تماس بگیرید...